语言
Tags
- ACM
- ASP-DAC
- Award
- BBQ
- DAC
- DAS
- DATE
- design
- device model
- device modeling
- Event
- GLSVLSI
- heart rate
- homomorphic encryption
- ICCAD
- IEE
- IEEE
- IEICE
- IPSJ
- ISCAS
- ISQED
- Journal
- JSAP
- KWS
- Neural network
- novel computation
- organic
- organic circuit
- Party
- power device
- power electronics
- puf
- reliability
- RPPG
- SASIMI
- secure inference
- security
- SSDM
- statistical simulation
- Synthesis
- vital sensing
- VLD
- 研究会
- 研究室見学
- 野球大会
-
Recent Posts
Categories
Kyoto University
Static links
Meta
Archives
Daily Archives: 03/07/13 Thursday
VLD Excellent Student Author Award for ASP-DAC 颁奖仪式
2013年3月4日(周一),在冲绳县青年会馆举办的VLD 研究会上进行了VLD Excellent Student Author Award for ASP-DAC 优秀论文颁奖仪式。本研博士课程学长新谷先生光荣获奖。本次颁奖是对国际会议ASP-DAC采用的文章(采用率31.2%)中,特別优秀论文的执笔学生进行的奖赏。 授奖论文为: Michihiro Shintani and Takashi Sato, “An Adaptive Current-Threshold Determination for IDDQ Testing Based on Bayesian Process Parameter Estimation,” ACM/IEEE Asia South Pacific Design Automation Conference (ASP-DAC) (Pacifico Yokohama, Yokohama, Japan), … Continue reading
Posted in Announcement, Award, Conference/Workshop, Publication
Tagged ASP-DAC, Award, IEICE, VLD, 研究会
Comments Off on VLD Excellent Student Author Award for ASP-DAC 颁奖仪式
VLSI设计技术研究会 (VLD)
VLSI设计技术研究会(VLD研究会)在冲绳县青年会馆举办,本研博士课程学长新谷先生发表了自己的研究成果。 IDDQ法是通过判断集成电路中漏电流的大小来判定生产的芯片是否有故障或者瑕疵。通过本研究,可以实行现短时间,高精度的集成电路或者片上系统的故障判断。 新谷道広, 佐藤高史, “パラメータ推定に基づくIDDQ 電流しきい値決定のオンラインテストに向けた高速化,” 電子情報通信学会技術研究報告 (於 沖縄県青年会館), vol. 112, no. 451, VLD2012-137, pp. 7-12, 2013年3月.