GLSVLSI 2013

2013年5月2日〜3日にフランスのパリで開催された GLSVLSI 2013 にて,本研究室のD1 森下が研究成果の発表を行いました (発表は5月2日; 口頭発表採択率21% (=51/238), 口頭発表regular presentation採択率 13% (=30/238)).

本研究は LSI チップ内の巨大な電源回路網における電圧降下解析について,GPU による高並列処理による高速化を実現したものです.GPU 上で高速かつ省メモリに処理できる疎行列データ構造を提案し,これを用いたクリロフ部分空間法を GPU 実装することでCPU 比最大17倍の高速化が達成されました.

  • Takumi Morishita, Hiroshi Tsutsui, Ochi Hiroyuki and Takashi Sato: “Fast and Memory-Efficient GPU Implementations of Krylov Subspace Methods for Efficient Power Grid Analysis,” in Proceedings of the 2013 Great Lakes Symposium on VLSI (GLSVLSI), pp.95-100, May 2013.
カテゴリー: Conference/Workshop パーマリンク